Laporan Akhir 1 (Percobaan 1)





1. Jurnal
[Kembali]


2. Alat dan Bahan [Kembali]
2.1 Alat
a.. Jumper
Gambar 1. Jumper

b.Panel DL 2203D 
c.Panel DL 2203C 
d.Panel DL 2203S
Gambar 2. Modul De Lorenzo


2.2 Bahan (proteus) [kembali]

a. IC 74LS112 (J-K Flip-Flop)


b. CD4013B (D Flip-Flop)




c. Gerbang AND (IC 7048)

d. Gerbang OR (IC 7432)






e. Power DC

Gambar 6. Power DC

f. Switch (SW-SPDT)

Gambar 7. Switch


g. Logicprobe atau LED
Gambar 8. Logic Probe

3. Rangkaian Simulasi [Kembali]


4. Prinsip Kerja Rangkaian [Kembali]
Pada percobaan 1 diminta untuk membuat rangkaian seperti yang ada pada modul, yang mana dibuat rangkaian shift register menggunakan JK flip-flop.

Input clock pada tiap-tiap flip-flop berasal dari B0-B6 yang mana nantinya nilainya akan divariasikan sesuai 4 kondisi yang ada di jurnal yaitu SISO, SIPO, PISO, PIPO.
Yang mana:
- SISO, ditandai dengan output keluaran yang satu per satu dan juga masukan satu persatu.
SIPO, ditandai dengan input masukan yang satu per satu dan juga keluaran secara paralel/serempak.
PIPO, ditandai dengan output keluaran secara paralel dan juga masukan secara paralel.
PIPO, ditandai dengan output keluaran secara paralel dan juga masukan secara paralel.

5. Video Rangkaian [Kembali]



6. Analisa [Kembali]

PERCOBAAN 1

1. Analisa output yang dihasilkan tiap-tiap kondisi

Pada kondisi 1, data diinputkan pada 1 jalur yaitu pin B1. Output kondisi ini berupa pergeseran data secara bergantian, artinya output juga satu jalur. hal ini menunjukkan prinsip SISO dimana input dan output sama-sama satu jalur

Pada kondisi 2, data masuk juga melalui satu jalur (sama seperti kondisi 1) sementara keluar secara bersamaan (dalam 4 jalur). Kondisi ini menunjukkan konsep SIPO yaitu input satu jalur menghasilkan output bersamaan.

Pada kondisi 3 data merupakan variasi nilai B3-B6, artinya data input masuk bersamaan (paralel) namun dihasilkan output yang bergeser satu persatu dalam satu jalur. Hal ini menunjukkan prinsip PISO yaitu input paralel menghasilkan data satu jalur.

Sementara itu pada kondisi 4 data input merupakan variasi nilai B3-B6 (sama seperti kondisi 3) yaitu masuk secara bersamaan. Output kondisi ini juga berupa nilai yang muncul secara bersamaan (dalam beberapa output). Hal tersebut menunjukkan sifat shift register jenis PIPO (paralel in-paralel out). 

7. Link Download [Kembali]

Tidak ada komentar:

Posting Komentar

LAPORAN AKHIR M4

MODUL 4 MIKROPROSESOR DAN MIKROKONTROLER [KEMBALI KE MENU SEBELUMNYA]   DAFTAR ISI 1. Pendahuluan 2. Tujuan 3. Alat dan Bahan ...