Tugas Pendahuluan 1
Percobaan 1 Kondisi 4
Buatlah rangkaian seperti gambar percobaan 1 dengan menggunakan D flip flop.
2. Gambar Rangkaian Simulasi
[Kembali]
4. Prinsip Kerja
[Kembali]
Pada kondisi 4, rangkaian percobaan 1 menggunakan 4 IC 7474, yang merupakan D flip-flop, sebagai rangkaian shift register. Terdapat 7 switch SPDT, di mana SW1 hingga SW4 terhubung ke kaki Set pada D flip-flop masing-masing, SW7 terhubung secara paralel pada setiap kaki Reset pada D flip-flop, SW5 terhubung ke kaki input pertama gerbang AND, dan SW6 terhubung ke kaki input D flip-flop pertama.
Rangkaian percobaan 1 adalah shift register SISO (Serial In Serial Out), yang berarti terdapat satu input dan satu output. Pada jenis register ini, data mengalami pergeseran, di mana flip-flop pertama menerima masukan dari input, sementara flip-flop kedua menerima masukan dari flip-flop pertama, dan seterusnya. Pergeseran masukan logika ini memungkinkan register geser ini menyimpan memori sementara saat terjadi pergeseran masukan.
Sinyal clock pada setiap flip-flop diperoleh dari output gerbang AND, di mana kaki input pertamanya berasal dari SW5 yang terhubung ke sumber daya, sehingga bernilai logika 1, dan kaki input kedua berasal dari sinyal clock. Input pada kaki R dan S memiliki sifat aktif rendah, yang berarti aktif ketika diberi logika 0. Namun, dalam kondisi ini, kaki R dan S dinonaktifkan dengan memberikan input logika 1 pada setiap flip-flop. Input pada kaki D flip-flop pertama terhubung ke SW6 dengan input 1 atau 0, dan akan mempengaruhi keluaran Q-nya. Sedangkan input D flip-flop selanjutnya berasal dari keluaran Q flip-flop sebelumnya, dan seterusnya hingga mencapai flip-flop terakhir.
5. Link Download [Kembali]
Tidak ada komentar:
Posting Komentar